전자회로 설계 결과보고서.hwp |
본문 1. 목표설정 *중심주파수 (100kHz)에서 RL=100k일 때 voltage gain=500(+_10%)오차임. *npn, pnp를 각각 하나를 사용. *설계 점검시 주 확인 사항. - 출력파형이 왜곡이 없는 상태에서 peak-to-peak 출력전압 / VCC' 값이 클 수록 높은 점수 획득. + VCC와 - VCC를 사용하는 경우에는 'peak-to-peak 출력전압 / VCC - (-VCC) 값이 클수록. 그 外에 파형의 잡음 상태, 제작 상태 등을 체크함. 2. 설계 이론 2.1 설계 회로도 -설계 회로도. 그림에서와 같이 npn과 pnp회로를 하나씩 사용한 RC결합 증폭기이며, β값에 민감하지 않게 하기 위하여 RE부분을 RE1과 RE2로 분리하고, 바이패스 커패시터를 하나씩 달아주었다. 2.2 각 저항값의 설정 -AC등가회로도. 커패시터를 short시키고, VCC를 ground로 바꾸어주어서, 간략하게 만든 회로이다. 여기서 값은 무한대로 생각하였으며, voltage gain=500으로 만들기 위해 가운데 선을 기준으로 1단, 2단으로 나누어 1단의 voltage gain을 -25, voltage gain을 -20으로 설정하였다. 참고문헌 -2N3904 Data sheet. (출처 : www.datasheet.co.kr) -2n3906 Data sheet. (출처 : www.datasheet.co.kr) 하고 싶은 말 좀 더 업그레이드하여 자료를 보완하여, 과제물을 꼼꼼하게 정성을 들어 작성했습니다. 위 자료 요약정리 잘되어 있으니 잘 참고하시어 학업에 나날이 발전이 있기를 기원합니다 ^^ 구입자 분의 앞날에 항상 무궁한 발전과 행복과 행운이 깃들기를 홧팅 키워드 결과, 설계, 결과보고서, 결과보고, 보고서, 보고 |
2017년 8월 1일 화요일
전자회로 설계 결과보고서
전자회로 설계 결과보고서
피드 구독하기:
댓글 (Atom)
댓글 없음:
댓글 쓰기